# МАТЕМАТИЧЕСКОЕ И ПРОГРАММНОЕ ОБЕСПЕЧЕНИЕ ВЫЧИСЛИТЕЛЬНЫХ МАШИН, КОМПЛЕКСОВ И КОМПЬЮТЕРНЫХ СЕТЕЙ

УДК 681.324

В.В. Кожевников

# МЕТОД МАТЕМАТИЧЕСКОГО МОДЕЛИРОВАНИЯ ЛОГИЧЕСКИХ СХЕМ ЦИФРОВЫХ АВТОМАТОВ¹

**Кожевников Валерий Владимирович**, кандидат технических наук, окончил Пушкинское высшее командное училище радиоэлектроники, доцент кафедры «Телекоммуникационные технологии и сети» Ульяновского государственного университета. Имеет публикации в области теории проектирования микроэлектронных систем. [e-mail: vvk2861955@mail.ru].

### Аннотация

Метод строится на базе представления цифровых автоматов в виде уравнений состояний сетей Петри из класса уравнений Мурата. В работе представлен логический аспект математического моделирования цифровых автоматов. Предлагаемый метод обеспечивает возможность аналитического и имитационного моделирования логических схем цифровых автоматов. Моделирование логических схем цифровых автоматов сводится к решению уравнений состояний сетей Петри.

Ключевые слова: метод, моделирование, цифровые автоматы, логические схемы, сети Петри (СП), уравнения состояний.

**Valery Vladimirovich Kozhevnikov**, Candidate of Engineering; graduated from Pushkin Higher Radioelectronics Command School; Associate Professor at the Chair 'Telecommunication Technology and Networks' of Ulyanovsk State University; author of publications in theory of design of microelectronic systems. e-mail: vvk2861955@mail.ru.

### Abstract

The method is based on the presentation of digital automata in the form of Petri-net state equations of Murata equation class. The paper shows a logical aspect in mathematical modeling of digital automata. The suggested method provides possible analytical and simulation modeling of logic circuits for digital automata. Modeling of logic circuits of digital automata comes down to solving Petri-net state equations.

Key words: method, modeling, digital automata, logic circuit, Petri net, state equations.

# Введение

В основе большинства инструментальных средств автоматизированного проектирования логических схем используются методы моделирования на базе описания логических схем на специализированных языках программирования (Verilog, VHDL, AHDL и т. п.). На разных уровнях проектирования могут использоваться различные модели и методы моделирования, что определяет целе-

сообразность разработки технологии, которая позволила бы объединить все уровни проектирования на основе некоторой общей фундаментальной теории.

Основу такой технологии может составить концепция математического моделирования на базе представления модели логических схем в виде систем линейных алгебраических уравнений [1], где в качестве инструмента построения модели используется аппарат СП [2]. В ра-

<sup>1</sup> Исследование выполнено при финансовой поддержке РФФИ – грант 12-07-00140 а.

боте [1] представлены структурный, функциональный и структурно-функциональный аспекты моделирования логических схем. На разных уровнях проектирования используются соответствующие классы СП: маркированные графы, автоматные сети и сети со свободным выбором.

На логическом уровне проектирования обычно используются ингибиторные СП и их расширения [3], которые при достаточно высокой мощности моделирования имеют более низкую мощность разрешения по сравнению с классическими СП. Проблема, собственно, заключается в том, что ингибиторные СП не могут быть представлены в виде матрицы инцидентности СП и, соответственно, в виде системы линейных алгебраических уравнений.

В настоящей работе представлен логический аспект предложенной в [1] концепции математического моделирования логических схем. Предлагаемый метод обеспечивает возможность аналитического и имитационного моделирования логических схем цифровых автоматов.

# 1 Модельное представление логических схем

Исходной информацией для построения сетевой модели логических схем служит описание структурной схемы. Степень декомпозиции компонентов схемы должна обеспечивать возможность представления этих компонентов в виде таблицы истинности. При этом точность моделирования зависит от степени декомпозиции компонентов схемы.

Структурная схема преобразуется в маркированный граф путем интерпретации входов и выходов логических схем и структурных компонентов позициями маркированного графа, а самих компонентов и линий соединения составными и простыми переходами соответственно. Таблицы истинности компонентов преобразуются в сетевые модели путем интерпретации наборов из таблицы истинности переходами, а соответствующей логики входными и выходными дугами переходов. Практически таблица ис-

тинности логического элемента, где единичные значения входных переменных берутся со знаком минус, а выходные со знаком плюс, представляет собой матрицу инцидентности логического элемента.

Логическая единица интерпретируется как фишка в позиции сети, а ее отсутствие как логический ноль. Перемещение информации в логических схемах интерпретируется как движение фишек в сети.

На рисунке 1 приведен маркированный граф схемы одноразрядного сумматора, который в результате подстановки сетевых моделей компонентов преобразуется в СП со свободным выбором. При этом свойства маркированного графа сохраняются, так как в сетевой модели компонента одновременно может быть активизирован только один переход. Пунктиром на рисунке 1 показаны дуги, соответствующие нулю в матрице инцидентности логических элементов.

Графическая форма представления логических схем позволяет перейти от описания логической схемы к их математическому представлению в виде матрицы инцидентности

$$A = A^{+1} - A^{-1}$$

где  $A^{-1}$  — матрица, задающая множество отношений между входными позициями и переходами,

 $A^{+1}$  – матрица, задающая множество отношений между переходами и выходными позициями переходов.

Представление СП в виде двудольного ориентированного графа или матрицы инцидентности позволяет задать логические схемы статически. Динамику в модель вносит движение фишек, регулируемое правилами запуска переходов и смены разметки (маркировки) сети. Комплексная модель логических схем может быть представлена в виде уравнений состояний СП из класса уравнений Мурата [4] или в виде систем линейных алгебраических уравнений.



Рис. 1. Маркированый граф схемы одноразрядного сумматора

# 2 Аналитическое моделирование логических схем

Аналитическое моделирование проводится с целью анализа корректности логических схем и в сетевой модели сводится к решению задач достижимости устойчивых состояний сети и построения протоколов достижимости устойчивых состояний с последующим анализом безопасности схемы на базе полученных протоколов.

Задача достижимости устойчивых состояний сети, в свою очередь, может быть сведена к решению системы линейных алгебраических уравнений:

$$\Delta \mu = A \tau \,, \tag{1}$$

где  $\Delta\mu = \mu_f - \mu_0$ ,  $\mu_0$  – вектор начальной разметки сети,  $\mu_f$  – вектор конечной разметки сети,  $\tau$  – вектор покрытия множества переходов сети.

Множество достижимых состояний сети определяется множеством пар векторов  $\{\Delta\mu, \tau\}$ , которые определяют диаграммы переходов и состояний логической схемы (диаграммы Мура).

Решение системы уравнений (1) может быть получено любым из существующих методов решения задач линейного целочисленного программирования. Для систем уравнений небольшой размерности решение может быть получено путем перебора комбинаций столбцов матрицы инцидентности A с учетом особенностей сетевой модели. При этом первостепенное значение приобретает задача выбора критерия достижимости.

Известно, что для маркированных графов вектор разности начальной и конечной разметки сети на множестве внутренних позиций сети равен нулю:

$$\Delta\mu(P^0) = 0 , \qquad (2)$$

где  $P^{\,0}$  – множество внутренних позиций сети.

Данное свойство маркированных графов (2) сохраняется в сетевой модели и может быть использовано в качестве критерия достижимости при решении системы уравнений (1). Более того, именно свойство (2) обеспечивает возможность матричного представления сетевой модели логических схем.

В случае, если вектор начальной разметки  $\mu_0$  изначально задан, система уравнений (1) имеет только одно решение. В противном случае система уравнений (1) бу-

дет иметь множество решений.

В случае, если вектор разности начальной и конечной разметки  $\Delta\mu$  полностью не определен, задача достижимости устойчивых состояний сети сводится к решению системы однородных уравнений (1) на множестве внутренних позиций сети, с последующим доопределением вектора  $\Delta\mu$  на множестве входных и выходных позиций сети.

Наличие так называемых недействительных решений, характерных для матричного анализа СП [2], в процессе моделирования последовательностных схем является естественным и даже необходимым свойством СП. Моделирование разрыва обратных связей для последовательностных схем осуществляется путем исключения соответствующих позиций из состава внутренних позиций сети.

Задача построения протоколов достижимости устойчивых состояний сводится к вычислению последовательности векторов запуска переходов и текущей разметки сети для каждого вектора au, начиная с вектора  $au_0$  и до тех пор, пока не будет достигнута разметка  $au_{r^*}$ 

Последовательность векторов запуска переходов и векторов текущей разметки может быть получена путем итеративного решения системы линейных алгебраических уравнений:

$$\mu_k = \mu_{k-1} + A \cdot u_k \quad , \tag{3}$$

где  $\mu_{\scriptscriptstyle L}$  – вектор текущей разметки сети,

 $u_k$  – вектор запуска переходов в сети, для которого на каждом шаге итерации ( $k=1,\ n$ ) выполняется условие:

$$\mu_{k-1} - A^{-1} \cdot u_k \ge 0. \tag{4}$$

Уравнение (3) определяет правило смены разметки СП, условие (4) – правило запуска переходов СП соответственно.

Для вектора начальной разметки

денного на рисунке 1.

В качестве критерия безопасности схемы для каждого протокола используется следующее условие:

Таблица 1

|                           | $p_1$ | $p_2$ | $p_3$ | $p_{_4}$ | $p_{\scriptscriptstyle 5}$ | $p_6$ | $p_7$ | $p_{_8}$ | $p_9$ | $p_{10}$ | $p_{11}$ | $p_{12}$ | $p_{13}$ | $p_{_{14}}$ | $p_{15}$ | $p_{16}$ | $p_{_{17}}$ | $p_{_{18}}$ | $p_{_{19}}$ | $p_{20}$ |
|---------------------------|-------|-------|-------|----------|----------------------------|-------|-------|----------|-------|----------|----------|----------|----------|-------------|----------|----------|-------------|-------------|-------------|----------|
| $\mu_0$                   | 1     | 0     | 1     | 0        | 0                          | 0     | 0     | 0        | 0     | 0        | 0        | 0        | 0        | 0           | 0        | 0        | 0           | 0           | 0           | 0        |
| $\boldsymbol{\mu}_{1}$    | 0     | 0     | 0     | 1        | 0                          | 1     | 0     | 0        | 0     | 0        | 1        | 0        | 1        | 0           | 0        | 0        | 0           | 0           | 0           | 0        |
| $\boldsymbol{\mu}_2$      | 0     | 0     | 0     | 0        | 0                          | 0     | 0     | 1        | 0     | 0        | 1        | 0        | 1        | 0           | 0        | 0        | 0           | 0           | 0           | 0        |
| $\boldsymbol{\mu}_3$      | 0     | 0     | 0     | 0        | 0                          | 0     | 0     | 0        | 0     | 1        | 1        | 1        | 1        | 0           | 0        | 0        | 0           | 0           | 0           | 0        |
| $\boldsymbol{\mu}_{_{4}}$ | 0     | 0     | 0     | 0        | 0                          | 0     | 0     | 0        | 0     | 0        | 0        | 0        | 0        | 0           | 1        | 0        | 0           | 0           | 0           | 0        |
| $\boldsymbol{\mu}_5$      | 0     | 0     | 0     | 0        | 0                          | 0     | 0     | 0        | 0     | 0        | 0        | 0        | 0        | 0           | 0        | 1        | 0           | 0           | 0           | 0        |
| $\boldsymbol{\mu}_{6}$    | 0     | 0     | 0     | 0        | 0                          | 0     | 0     | 0        | 0     | 0        | 0        | 0        | 0        | 0           | 0        | 0        | 0           | 0           | 1           | 0        |
| $\mu_7$                   | 0     | 0     | 0     | 0        | 0                          | 0     | 0     | 0        | 0     | 0        | 0        | 0        | 0        | 0           | 0        | 0        | 0           | 0           | 0           | 1        |

$$\sum_{k=1}^{n} \mu_k \left( P \right) \le 1, \tag{5}$$

где n — количество итераций,

P – множество позиций сети.

Если для некоторой позиции условие (5) не выполняется, то данная позиция определяет место возможного появления неустойчивого сигнала, способного привести к сбою в процессе функционирования логических схем. Следует отметить, что полученные протоколы отражают только время достижимости устойчивых состояний и не отражает реальной длительности сигналов. Моделирование реальной длительности сигналов выполняется на этапе имитационного моделирования логических схем.

# 3 Имитационное моделирование логических схем

Имитационное моделирование проводится с целью построения протоколов достижимости всех возможных состояний логических схем с учетом реальной длительности сигналов и задержек компонентов схемы (временных диаграмм).

В сетевой модели задача построения протоколов достижимости возможных состояний, в том числе и неустойчивых, сводится вычислению последовательности векто-

ров запуска переходов и текущей разметки сети, начиная с заданной разметки сети  $\,\mu_0\,$  и до тех пор, пока сеть не перейдет в устойчивое состояние.

Соответствующая последовательность векторов запуска переходов и векторов текущей разметки может быть получена путем итеративного решения системы линейных алгебраических уравнений:

$$\mu_k = \mu_0 + A^{+1} \cdot u_k, \tag{6}$$

где для каждого вектора запуска переходов  $\boldsymbol{u}_{\boldsymbol{k}}$  выполняется следующее условие:

$$\mu_{k-1} - A^{-1} \cdot u_k = 0. \tag{7}$$

Уравнение (б) отличается от уравнения (7) тем, что обеспечивает возможность моделирования потока информации. Условие (7) одновременно служит в качестве правила запуска переходов СП и критерия достижимости.

Протокол достижимости возможных состояний одноразрядного сумматора (см. рис. 1) для вектора начальной разметки

Таблица 2

|                        | $p_{_1}$ | $p_2$ | $p_{_3}$ | $p_{_4}$ | $p_{_{5}}$ | $p_{_6}$ | $p_7$ | $p_{_8}$ | $p_9$ | $p_{_{10}}$ | $p_{11}$ | $p_{_{12}}$ | $p_{_{13}}$ | $p_{_{14}}$ | $p_{_{15}}$ | $p_{_{16}}$ | <i>p</i> <sub>17</sub> | $p_{_{18}}$ | $p_{_{19}}$ | $p_{20}^{}$ |
|------------------------|----------|-------|----------|----------|------------|----------|-------|----------|-------|-------------|----------|-------------|-------------|-------------|-------------|-------------|------------------------|-------------|-------------|-------------|
| $\mu_0$                | 1        | 0     | 1        | 0        | 0          | 0        | 0     | 0        | 0     | 0           | 0        | 0           | 0           | 0           | 0           | 0           | 0                      | 0           | 0           | 0           |
| $\boldsymbol{\mu}_{l}$ | 1        | 0     | 1        | 1        | 0          | 1        | 0     | 0        | 0     | 0           | 1        | 0           | 1           | 0           | 0           | 0           | 0                      | 0           | 0           | 0           |
| $\boldsymbol{\mu}_2$   | 1        | 0     | 1        | 1        | 0          | 1        | 0     | 1        | 0     | 0           | 1        | 0           | 1           | 1           | 0           | 0           | 0                      | 0           | 0           | 0           |
| $\boldsymbol{\mu}_3$   | 1        | 0     | 1        | 1        | 0          | 1        | 0     | 1        | 0     | 1           | 1        | 1           | 1           | 1           | 0           | 0           | 0                      | 1           | 0           | 0           |
| $\boldsymbol{\mu_4}$   | 1        | 0     | 1        | 1        | 0          | 1        | 0     | 1        | 0     | 1           | 1        | 1           | 1           | 0           | 1           | 0           | 0                      | 1           | 0           | 0           |
| $\boldsymbol{\mu_5}$   | 1        | 0     | 1        | 1        | 0          | 1        | 0     | 1        | 0     | 1           | 1        | 1           | 1           | 0           | 1           | 1           | 0                      | 0           | 0           | 0           |
| $\boldsymbol{\mu}_{6}$ | 1        | 0     | 1        | 1        | 0          | 1        | 0     | 1        | 0     | 1           | 1        | 1           | 1           | 0           | 1           | 1           | 0                      | 0           | 1           | 0           |
| $\mu_7$                | 1        | 0     | 1        | 1        | 0          | 1        | 0     | 1        | 0     | 1           | 1        | 1           | 1           | 0           | 1           | 1           | 0                      | 0           | 1           | 1           |

Таблица 3

|                        | $p_1$ | $p_2$ | $p_3$ | $p_4$ | $p_{_5}$ | $p_6$ | $p_7$ | $p_8$ | $p_9$ | $p_{10}$ | $p_{11}$ | $p_{_{12}}$ | $p_{13}$ | $p_{_{14}}$ | $p_{_{15}}$ | $p_{_{16}}$ | $p_{_{17}}$ | $p_{_{18}}$ | $p_{_{19}}$ | $p_{20}^{}$ |
|------------------------|-------|-------|-------|-------|----------|-------|-------|-------|-------|----------|----------|-------------|----------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|
| $\boldsymbol{\mu}_0$   | 1     | 0     | 1     | 0     | 0        | 0     | 0     | 0     | 0     | 0        | 0        | 0           | 0        | 0           | 0           | 0           | 0           | 0           | 0           | 0           |
| $\boldsymbol{\mu}_{l}$ | 1     | 0     | 1     | 1     | 0        | 1     | 0     | 0     | 0     | 0        | 1        | 0           | 1        | 0           | 0           | 0           | 0           | 0           | 0           | 0           |
| $\boldsymbol{\mu}_2$   | 1     | 0     | 1     | 1     | 0        | 1     | 0     | 1     | 0     | 0        | 1        | 0           | 1        | 1           | 0           | 0           | 0           | 0           | 0           | 0           |
| $\boldsymbol{\mu}_3$   | 1     | 0     | 1     | 1     | 0        | 1     | 0     | 1     | 0     | 1        | 1        | 1           | 1        | 1           | 0           | 0           | 0           | 1           | 0           | 0           |
| $\boldsymbol{\mu_4}$   | 1     | 0     | 1     | 1     | 0        | 1     | 0     | 1     | 0     | 1        | 1        | 1           | 1        | 0           | 1           | 0           | 0           | 1           | 0           | 0           |
| $\boldsymbol{\mu}_5$   | 1     | 0     | 1     | 1     | 0        | 1     | 0     | 1     | 0     | 1        | 1        | 1           | 1        | 0           | 1           | 1           | 0           | 0           | 0           | 0           |
| $\boldsymbol{\mu}_{6}$ | 1     | 0     | 1     | 1     | 0        | 1     | 0     | 1     | 0     | 1        | 1        | 1           | 1        | 0           | 1           | 1           | 0           | 0           | 1           | 0           |
| $\mu_7$                | 1     | 0     | 1     | 1     | 0        | 1     | 0     | 1     | 0     | 1        | 1        | 1           | 1        | 0           | 1           | 1           | 0           | 0           | 1           | 1           |

количество итераций. Время срабатывания переходов принимается равным единице.

Путем совмещения протоколов, приведенных в таблицах 1 и 2, можно легко выявить места и время возникновения рисков сбоя, вызываемых некорректностью исходной схемы (см. табл. 3). Жирным цветом выделен протокол достижимости устойчивых состояний, серым фоном выделены места возникновения возможных рисков сбоя.

Риски сбоя могут возникать также в случае недостаточной длительности входных сигналов. Вероятность возникновения рисков сбоя увеличивается в случае различного времени срабатывания переходов.

### Заключение

Предложенная в [1] концепция математического моделирования может быть реализована и на логическом уровне проектирования для проведения как аналитического, так и имитационного моделирования логических схем. Предлагаемый метод моделирования вписывается в общую концепцию математического моделирования логических схем на различных уровнях представления и может быть использован для решения задач анализа корректности, генерации тестов, моделирования и вычисления неисправностей логических схем [5]. Для имитационного моделирования логических схем метод может быть при-

менен исключительно только на логическом уровне проектирования. Сочетание аналитического и имитационного моделирования на логическом уровне проектирования открывает дополнительные возможности автоматизации анализа так называемых гонок или состязаний сигналов, возникающих в процессе функционирования логических

### СПИСОК ЛИТЕРАТУРЫ

- 1. Кожевников В.В. Концепция математического моделирования микропрограммируемых устройств // Изв. РАН, Техническая кибернетика. – 1992. – № 4. – С. 175–179.
- 2. Питерсон Д. Теория сетей Петри и моделирование систем. - М.: Мир, 1984. - 264 с.
- 3. Гуревич Д.С. Поглощающие сети Петри и их использование при разработке цифровых вычислительных систем с распределенной структурой // Автоматика и вычислительная техника. - 1990, - № 2. - С. 80-87.
- 4. Мурата Т. Сети Петри. Свойства, анализ, приложения // ТИИЭР. – 1989. – № 44. – С. 41–85.
- 5. Кожевников В.В. Методы построения и анализа сетевой диагностической модели микропрограммируемых структур // Автоматика и вычислительная техника. -1988. – № 5. – C. 90–95.

Автоматизация процессов управления